作 者:夏宇闻,黄然 等编著 著
定 价:33
出 版 社:北京航空航天大学出版社
出版日期:2009年09月01日
页 数:258
装 帧:平装
ISBN:9787811248821
●第1讲 ModelSim SE 6.0的操作
1.1 创建设计文件的目录
1.2 编写RTL代码
1.3 编写测试代码
1.4 开始RTL仿真前的准备工作
1.5 编译前的准备、编译和加载
1.6 波形观察器的设置
1.7 仿真的运行控制
总结
思考题
第2讲 Quartus 8.1入门
2.1 Quartus Ⅱ 的基本操作知识
2.2 Quartus Ⅱ 的在线帮助
2.3 建立新的设计项目
2.4 用线路原理图为输入设计电路
2.5 编译器的使用
2.6 对已设计的电路进行仿真
2.7 对已布局布线的电路进行时序仿真
总结
思考题
第3讲 用Altera器件实现电路
3.1 用Cyclone Ⅱ FPGA实现电路
3.2 芯片的选择
3.3 项目的编译
3.4 在FPGA中实现设计的电路
总结
思考题
第4讲 参数化模块库的使用
4.1 在Quartus Ⅱ 下建立引用参数化模块的目录和设计项目
4.2 在Quartus Ⅱ 下进入设计资源引用环境
4.3 参数化加法-减法器的配置和确认
4.4 参数化加法器的编译和时序分析
4.5 复杂算术运算的硬件逻辑实现
总结
思考题
第5讲 锁相环模块和SignalTap的使用
第6讲 Quartus Ⅱ SOPCBuilder的使用
第7讲 在Nios Ⅱ 系统中融入IP
第8讲 LCD显示控制器IP的设计
第9讲 BitBLT控制器IP
第10讲 复杂SOPC系统的设计
本书的结束语
附录 GXSOC/ SOPC 专业级创新开发实验平台
参考文献
Verilog SOPC 高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。本书通过由浅入深的10个实验,详细地介绍了ModelSim 6.0和Quartus Ⅱ 8.1的操作步骤,扼要地介绍了Quartus Ⅱ 8.1的主要设计资源和SOPCBuilder等工具的应用方法,并阐述了如何配合自己设计的Verilog模块和FPGA中的内嵌处理器Nios Ⅱ 等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。本实验教程也可以作为集成电路设计专业系统芯片(SoC)前端逻辑设计和验证课程的实验教材。为了使阐述的内容更加具体,本教程中的每个实验均选用Altera FPGA (型号为Cyclone Ⅱ EP2C35F672C8)实现,并在革新科技公司专业级实验平台GXS等
第1讲 ModelSim SE 6.0的操作
1.5 编译前的准备、编译和加载
编译前的准备、编译和加载步骤是:单击Library选择框的右侧,在出现的下拉菜单中选择RTLsim,然后选择mymux.v,muxtop.v,t.v,单击上述窗口中的Compile,即可完成编译。随后在主窗口中的工作空间子窗口中的RTLsim目录中就会出现这三个文件的名字,说明编译顺利通过。在报告子窗口中也有信息表明编译顺利完成。如果编译出现错误,双击报告子窗口中出现的错误信息,便能自动地提示发生错误的程序行,帮助设计者发现错误。双击工作空间子窗口中RTLsim目录下的t,随即就可等